芯路恒电子技术论坛

 找回密码
 立即注册
热搜: 合集
查看: 4497|回复: 2

【智多晶FPGA-043】实验二PLL锁相环实验

[复制链接]

该用户从未签到

56

主题

62

帖子

641

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
641
发表于 2022-8-4 17:44:11 | 显示全部楼层 |阅读模式
实验简介

实验将介绍PLL IP核的使用以及Cortex-M3的时钟结构,并将PLL输出的时作为Cortex-M3的时钟源。

实验教材
实验2_PLL锁相环实验.pdf (1.68 MB, 下载次数: 895)
AC208-SA5Z案例源码
CM3_PLL.rar (220.76 KB, 下载次数: 729)

AC208案例源码
CM3_PLL(AC208).rar (222.03 KB, 下载次数: 472)

更多智多晶FPGA相关资料,请查看下述汇总贴
【智多晶FPGA-001】小梅哥智多晶FPGA产品使用自助服务手册



回复

使用道具 举报

  • TA的每日心情
    开心
    2024-2-28 15:50
  • 0

    主题

    1

    帖子

    4

    积分

    新手入门

    Rank: 1

    积分
    4
    发表于 2024-2-28 15:52:19 | 显示全部楼层
    运行报错了,

    报错

    报错
    回复 支持 反对

    使用道具 举报

    该用户从未签到

    56

    主题

    62

    帖子

    641

    积分

    管理员

    Rank: 9Rank: 9Rank: 9

    积分
    641
     楼主| 发表于 2024-3-4 13:58:14 | 显示全部楼层

    参考这个帖子的回复
    PLL_CM3例程报错问题
    http://www.corecourse.cn/forum.php?mod=viewthread&tid=29431
    (出处: 芯路恒电子技术论坛)
    回复 支持 反对

    使用道具 举报

    您需要登录后才可以回帖 登录 | 立即注册

    本版积分规则

    QQ|小黑屋|Archiver|芯路恒电子技术论坛 |鄂ICP备2021003648号

    GMT+8, 2024-11-23 16:15 , Processed in 0.115972 second(s), 35 queries .

    Powered by Discuz! X3.4

    © 2001-2017 Comsenz Inc. Template By 【未来科技】【 www.wekei.cn 】

    快速回复 返回顶部 返回列表