芯路恒电子技术论坛

 找回密码
 立即注册
热搜: 合集
查看: 7853|回复: 0

【智多晶FPGA-065】基于Verilog的OV5640采集片上DDR2缓存显示系统

[复制链接]
  • TA的每日心情
    慵懒
    2021-2-24 10:16
  • 428

    主题

    811

    帖子

    1万

    积分

    管理员

    Rank: 9Rank: 9Rank: 9

    积分
    16107
    QQ
    发表于 2022-8-2 17:11:21 | 显示全部楼层 |阅读模式
    [狗头保命]
    案例简介

    本案例使用片内DDR2存储器实现了摄像头数据的缓存并显示到800*480分辨率的RGB接口的液晶显示屏上。


    • 使用基于Verilog的I2C主机初始化OV5640摄像头
    • 使用VGA时序产生逻辑产生标准的VGA驱动时序
    • 使用Verilog编写DVP接口逻辑,实时捕获OV5640输出的图像数据
    • 将捕获的OV5640图像数据缓存在片上DDR2存储器中
    • 将DDR2中缓存的图像实时读取出来,送到800*480大小的显示屏上显示。




    AC208-SA5Z案例效果
    065-1.jpg


    AC208-SA5Z案例源码
    XiST_ov5640_ddr2_tft800x480.rar (263.51 KB, 下载次数: 791)

    AC208案例效果
    065.jpg

    AC208案例源码
    208_5640.rar (249.68 KB, 下载次数: 600)

    附加案例

    另外再给2个衍生案例,分别为OV7725摄像头的显示程序和OV5640双目摄像头显示案例
    AC208-SA5Z案例源码
    XiST_ov5640x2_ddr2_tft800x480.rar (325.18 KB, 下载次数: 580) XiST_ov7725_ddr2_tft800x480.rar (255.11 KB, 下载次数: 568)
    AC208案例源码
    208_5640x2.rar (328.46 KB, 下载次数: 424) 208_7725.rar (269.93 KB, 下载次数: 550)
    更多智多晶FPGA相关资料,请查看下述汇总贴
    【智多晶FPGA-001】小梅哥智多晶FPGA产品使用自助服务手册





    回复

    使用道具 举报

    您需要登录后才可以回帖 登录 | 立即注册

    本版积分规则

    QQ|小黑屋|Archiver|芯路恒电子技术论坛 |鄂ICP备2021003648号

    GMT+8, 2024-11-21 21:57 , Processed in 0.112659 second(s), 35 queries .

    Powered by Discuz! X3.4

    © 2001-2017 Comsenz Inc. Template By 【未来科技】【 www.wekei.cn 】

    快速回复 返回顶部 返回列表