芯路恒电子技术论坛

 找回密码
 立即注册
热搜: 合集
查看: 3398|回复: 0

利用IP核的真双口RAM,同时是同一个地址先进行写地址,后进行读地址,但是我输出的‘q_a'和'q_b'却没有数据,是为什么

[复制链接]

该用户从未签到

1

主题

1

帖子

36

积分

新手上路

Rank: 2

积分
36
发表于 2022-4-24 17:15:00 | 显示全部楼层 |阅读模式

FPGA #Quartus #IP核RAM #wraddress

QUartus软件内置的利P,使用它的的真双口RAM,两路信号的输入,对于一路信号并没有写地址wraddress和读地址rdaddress,只有一个地址address,前半段作为写地址,后半段作为读地址*7d23f3bbfa0df92dbe056f8981783f7.png

f4953cc6af7d9961dbb85da8ff35308.png

有wren信号触发一次然后数据写入写地址里面,所有数据写完之后,rden信号触发,每一次触发对应着一个读地址,这是顶层设计图!

4fa4bf7e4407d8d5601fa28cecf32a1.png

但是我输出的‘q_a'和'q_b'却没有数据,是为什么

5878233bb9bf1371e62fc836c783668.png

5878233bb9bf1371e62fc836c783668.png
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|小黑屋|Archiver|芯路恒电子技术论坛 |鄂ICP备2021003648号

GMT+8, 2024-12-4 00:37 , Processed in 0.072620 second(s), 35 queries .

Powered by Discuz! X3.4

© 2001-2017 Comsenz Inc. Template By 【未来科技】【 www.wekei.cn 】

快速回复 返回顶部 返回列表