芯路恒电子技术论坛

 找回密码
 立即注册
热搜: 合集
查看: 6650|回复: 0

LVDS IP核参数data rate设置好后,真实输入的可以不同吗

[复制链接]

该用户从未签到

1

主题

1

帖子

8

积分

新手入门

Rank: 1

积分
8
发表于 2020-10-15 19:14:17 | 显示全部楼层 |阅读模式
大家好,最近在用stratix4 FPGA调一个多通道LVDS,使用IP核用于接收LVDS信号输出,在参数设置时ALTLVDS_RX_component.data_rate = "800.0 Mbps"。在采样率设置为50MHz情况下,改变采样精度,12-14-16Bit时,输出速率分别为600M、700M、800M,请问一下此时在ALTLVDS_RX_component.data_rate = "800.0 Mbps"情况下能否正常采样?
感谢
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|小黑屋|Archiver|芯路恒电子技术论坛 |鄂ICP备2021003648号

GMT+8, 2024-11-21 23:52 , Processed in 0.102502 second(s), 30 queries .

Powered by Discuz! X3.4

© 2001-2017 Comsenz Inc. Template By 【未来科技】【 www.wekei.cn 】

快速回复 返回顶部 返回列表